纵截面:12长 x 9高
延迟:3ticks (等同于之前发布过的加法器的延迟)
控制线数:6 -> 进位控制,进位输入,取反输入B,取反输出,与非门控制线,或门控制线
2宽堆叠,堆叠模块本身4宽。
横向堆叠ALU的最终产物,速度上已经做到了极限(不可能比全加器延迟更小)
结构上做到了将整个LU融入在加法器里,通过改造第一个半加器实现XOR,NAND,OR三种逻辑门,再通过第二个半加器的取反控制和关闭进位 实现所有二元逻辑运算。
本身加法器的结构关系,取反B并不需要占用多余的延迟,取反输出同理。
控制线特写:
改造后的半加器模块,LU的核心模块:
完成于Redstoner服务器w
地皮主人 : Tsskyx
快速前往:/p h:2 Tsskyx